阜阳都市在线-衣食住行吃喝玩乐尽在阜阳都市在线
首页 > 文化交流 > 正文

如何利用CD 4046实现倍频电路设计

联络时间:2010年9月

设计方案:基于cd4046的倍频电路设计

采用TI产品和设计流程:本设计采用锁相环芯片cd4046和分频器cd4040实现,效果良好。将cd4046压控振荡输出到分频器cd4040的时钟输入,并在分频后反馈给cd4046的输入。将相位差与要加倍的输入信号进行比较。相位差由低通滤波器产生,以控制压控振荡器的输出振荡频率。当鉴相器的两个输入端的频率相位相同(即锁相)时,压控振荡器的输出频率为频率和频率。整个电路显示在附件中。

我在用cd4046+cd4040设计倍频电路的过程中走了很多弯路,可以总结如下:1。芯片外围电路参数的选择应严格按照数据表的要求进行。2.2.倍频倍数不宜过大,过大会导致倍频结果非常不稳定。3.准确选择R1、C1和R2的参数。如果这三个项目的参数设置不正确,则倍频输出的结果将是错误的。

您的感受:通过这个设计,我已经完全掌握了分频和倍频的原理和实现。

上一篇:到2020年,家居装饰设计的时尚色彩都在这里!
下一篇:最后一页